數字電路與邏輯設計(新形態·微課版)

李靈華,包書哲 主編;雲健,劉爽 副主編

  • 出版商: 清華大學
  • 出版日期: 2024-09-01
  • 定價: $354
  • 售價: 8.5$301
  • 語言: 簡體中文
  • ISBN: 7302671613
  • ISBN-13: 9787302671619
  • 相關分類: 邏輯設計 Logic-design
  • 下單後立即進貨 (約4週~6週)

  • 數字電路與邏輯設計(新形態·微課版)-preview-1
  • 數字電路與邏輯設計(新形態·微課版)-preview-2
  • 數字電路與邏輯設計(新形態·微課版)-preview-3
數字電路與邏輯設計(新形態·微課版)-preview-1

相關主題

商品描述

"本書基於高校工程教育認證面向成果導向理念,將數字電路與邏輯設計的有關知識融為一體,系統介紹數字邏輯電路分析與設計的基本知識、理論和方法。同時,加入對數字邏輯電路模擬工具Logisim的詳細介紹。全書內容包括數字電路基礎、數制與碼制、布爾代數基礎、集成邏輯門電路、組合邏輯電路、常用的集成組合邏輯電路、觸發器、時序邏輯電路、存儲邏輯電路,以及數字邏輯電路的模擬工具Logisim等。 本書圖文並茂、通俗易懂,體系新穎、結構合理,可作為高等學校電腦、電子工程、自動化、通信等專業“數字邏輯”課程的教材,也可作為相關工程技術人員的參考資料。 "

目錄大綱

目錄

第1章數字電路基礎

1.1模擬信號與數字信號

1.2數字邏輯和邏輯電平

1.3數字電路

1.3.1數字電路的特點

1.3.2數字電路的發展

1.3.3數字電路的學習方法

習題

第2章數制與碼制

2.1數制

2.1.1常用的數制

2.1.2常用數制間的轉換

2.2碼制

2.2.1二十進制代碼

2.2.2格雷碼

2.2.3奇偶校驗碼

2.2.4ASCII碼

習題

第3章布爾代數基礎

3.1邏輯函數與邏輯運算

3.1.1邏輯函數的基本概念

3.1.2基本邏輯運算

3.1.3復合邏輯運算

3.1.4邏輯函數的表示方法

3.2布爾代數的基本定律和基本規則

3.2.1基本定律

3.2.2基本規則

3.3邏輯函數的化簡

3.3.1公式化簡法

3.3.2卡諾圖化簡法

習題

第4章集成邏輯門電路

4.1集成電路

4.1.1集成電路的分類

4.1.2集成電路的型號組成

4.1.3集成電路的封裝形式

4.2集成邏輯門電路

4.2.1常用邏輯門電路圖形符號

4.2.2典型的集成門電路

4.2.3集成門電路的使用特性

4.3正邏輯和負邏輯

4.3.1正邏輯與負邏輯的概念

4.3.2正邏輯與負邏輯的關系

習題

第5章組合邏輯電路

5.1組合邏輯電路的特點

5.2組合邏輯電路的分析

5.2.1組合邏輯電路的分析方法

5.2.2組合邏輯電路的分析舉例

5.3組合邏輯電路的設計

5.3.1組合邏輯電路的設計方法

5.3.2組合邏輯電路的設計舉例

5.3.3設計中實際問題的處理

5.4組合邏輯電路中的競爭冒險

5.4.1競爭冒險的產生

5.4.2競爭冒險的消除

習題

第6章常用的集成組合邏輯電路

6.1加法器

6.1.1半加器

6.1.2全加器

6.1.3多位加法器

6.2數值比較器

6.2.11位數值比較器

6.2.2多位數值比較器

6.3編碼器

6.3.1二進制優先編碼器

6.3.2二十進制優先編碼器

6.4解碼器

6.4.1二進制解碼器

6.4.2二十進制解碼器

6.4.3數字顯示解碼器

6.5多路選擇器和多路分配器

6.5.1多路選擇器

6.5.2多路分配器

6.6奇偶校驗器

習題

第7章觸發器

7.1雙穩態元件

7.2SR觸發器

7.2.1直接控制的SR觸發器

7.2.2電平控制的SR觸發器

7.2.3邊沿控制的SR觸發器

7.3D觸發器

7.3.1直接控制的D觸發器

7.3.2電平控制的D觸發器

7.3.3邊沿控制的D觸發器

7.4JK觸發器

7.4.1直接控制的JK觸發器

7.4.2電平控制的JK觸發器

7.4.3邊沿控制的JK觸發器

7.5觸發器狀態的初始化

7.6常用的集成觸發器

7.6.1集成D觸發器

7.6.2集成JK觸發器

習題

第8章時序邏輯電路

8.1時序邏輯電路的結構和特點

8.2時序邏輯電路的分析

8.2.1時序邏輯電路的分析方法

8.2.2時序邏輯電路的分析舉例

8.3計數器

8.3.1同步計數器的分析

8.3.2異步計數器的分析

8.4寄存器

8.4.1數碼寄存器

8.4.2移位寄存器

8.5時序邏輯電路的設計

8.5.1時序邏輯電路的設計方法

8.5.2時序邏輯電路的設計舉例

8.6常用的集成時序邏輯電路

8.6.1集成計數器

8.6.2集成寄存器

習題

第9章存儲邏輯電路

9.1存儲器概述

9.1.1存儲器分類

9.1.2存儲器性能指標

9.2半導體RAM

9.2.1SRAM

9.2.2DRAM

9.3半導體RAM的結構

9.3.1邏輯結構

9.3.2地址解碼方法

9.3.3存儲芯片舉例

9.4存儲器容量的擴展

9.4.1位擴展

9.4.2字擴展

9.4.3字位同時擴展

9.5半導體ROM

9.5.1ROM的分類

9.5.2ROM的結構及容量擴展舉例

習題

附錄A數字邏輯電路的模擬工具Logisim

A.1入門指南

A.1.1步驟1: 啟動Logisim

A.1.2步驟2: 加入邏輯門

A.1.3步驟3: 添加線路

A.1.4步驟4: 添加註釋文字

A.1.5步驟5: 電路模擬測試

A.2Logisim主要功能和使用

A.2.1庫和屬性

A.2.2子電路

A.2.3線路

A.2.4組合邏輯分析

A.2.5菜單功能說明

A.2.6存儲組件

A.2.7日誌

A.2.8命令行測試

A.2.9項目選項

A.2.10Logisim值傳遞算法

A.2.11Logisim的不足之處

A.2.12Logisim使用總結

A.3Logisim組件庫

A.3.1線路庫

A.3.2邏輯門庫

A.3.3復用器庫

A.3.4運算器庫

A.3.5存儲庫

A.3.6輸入/輸出庫

A.3.7基本庫

參考文獻