數字邏輯, 2/e
衛朝霞
- 出版商: 清華大學
- 出版日期: 2020-01-01
- 定價: $234
- 售價: 7.0 折 $164
- 語言: 簡體中文
- 頁數: 244
- 裝訂: 平裝
- ISBN: 7302506752
- ISBN-13: 9787302506751
-
相關分類:
半導體、邏輯設計 Logic-design
立即出貨 (庫存 < 3)
買這商品的人也買了...
-
$403ATmega16 單片機 C 語言程序設計經典實例
-
$148工業機器人運動模擬編程實踐 基於 Android 和 OpenGL
-
$551Introduction to Linear Algebra, 5/e
-
$336$319 -
$168繼電控制線路維修
-
$594$564 -
$414$393 -
$594$564 -
$450$405 -
$203PLC 從基礎到實踐
-
$301開放式 IEC 61131 控制系統設計
-
$407OpenCV 圖像處理入門與實踐
-
$294$279
相關主題
商品描述
《數字邏輯(第2版)/面向“工程教育認證”計算機系列課程規劃教材》根據普通高等學校計算機科學與技術專業(本科)教學大綱精神,
以及數字邏輯課程的特點,全面系統地闡述了數字邏輯的基本理論、基本概念和基本方法。
《數字邏輯(第2版)/面向“工程教育認證”計算機系列課程規劃教材》共分七章:數字邏輯基礎、邏輯代數基礎、組合邏輯電路、
觸發器、時序邏輯電路、半導體存儲器、可編程邏輯器件。
本課程的主要目的是使學生從對數字系統的了解開始,
到能使用數字集成電路實現工程所需的邏輯設計。
作者簡介
衛朝霞
女 1976年5月出生 四川大學碩士研究生畢業 模式識別與智能係統專業 現就職於電子科技大學成都學院 任教師職務,
職稱副教授 主編《數字邏輯》教材1本 參編《計算機導論》教材1本 發表核心期刊學術論文8篇 參與教改項目、
科研項目和教材立項8項。
目錄大綱
第1章 數字邏輯概述
1.1 基本概念
1.1.1 數字量與模擬量
1.1.2 邏輯電平與數字波形
1.1.3 時鐘和時序圖
1.1.4 數字電路的應用和分類
1.2 數制與轉換
1.2.1 十進制數
1.2.2 二進制數
1.2.3 八進制數
1.2.4 十六進制數
1.2.5 數制間的轉換
1.3 帶符號數
1.3.1 原碼
1.3.2 反碼
1.3.3 補碼
1.3.4 浮點數
1.4 編碼
1.4.1 二十進制編碼
1.4.2 可靠性編碼
1.4.3 字符編碼
1.5 本章小結
1.6 習題和自測題
第2章 布爾代數和邏輯化簡
2.1 邏輯函數
2.1.1 基本概念
2.1.2 邏輯運算
2.2 邏輯代數的基本公式、定律和規則
2.2.1 公式和定律
2.2.2 基本規則
2.3 邏輯函數的表示法
2.3.1 真值表
2.3.2 邏輯表達式
2.3.3 卡諾圖
2.3.4 波形圖
2.3.5 邏輯電路圖
2.4 邏輯表達式的形式
2.4.1 一般式
2.4.2 最小項和最大項
2.4.3 標準式
2.4.4 最簡式
2.5 邏輯函數的化簡
2.5.1 公式化簡法
2.5.2 卡諾圖化簡法
2.5.3 化簡中兩個實際問題的考慮
2.6 本章小結
2.7 習題和自測題
第3章 組合邏輯電路
3.1 邏輯門電路符號和外部特性
3.1.1 基本邏輯門電路符號
3.1.2 複合邏輯門電路符號
3.1.3 邏輯門電路的外部特性
3.2 組合邏輯電路的分析
3.2.1 組合邏輯電路的分析步驟
3.2.2 組合邏輯電路的分析實例
3.3 組合邏輯電路的設計
3.3.1 組合邏輯電路的設計步驟
3.3.2 組合邏輯電路的設計實例
3.4 中規模通用集成電路的邏輯設計
3.4.1 加法器
3.4.2 數值比較器
3.4.3 編碼器和譯碼器
3.4.4 數據選擇器和數據分配器
3.4.5 綜合應用實例
3.5 組合邏輯電路的險象
3.5.1 險象的產生
3.5.2 險象的分類
3.5.3 險象的判斷
3.5.4 險象的消除
3.6 本章小結
3.7 習題和自測題
第4章 觸發器
4.1 觸發器概述
4.1.1 觸發器的性質
4.1.2 觸發器的分類
4.1.3 現態與次態
4.2 基本RS觸發器
4.2.1 與非門構成的基本RS觸發器
4.2.2 或非門構成的基本RS觸發器
4.3 鐘控觸發器
4.3.1 鐘控RS觸發器
4.3.2 鐘控D觸發器
4.4 主從觸發器
4.4.1 主從RS觸發器
4.4.2 主從JK觸發器
4.5 邊沿觸發器
4.5.1 邊沿D觸發器
4.5.2 邊沿JK觸發器
4.6 集成觸發器
4.6.1 集成邊沿D觸發器
4.6.2 集成邊沿JK觸發器
4.7 T觸發器及T′觸發器
4.7.1 T觸發器
4.7.2 T′觸發器
4.8 觸發器之間的轉換
4.9 本章小結
4.1 0習題和自測題
第5章 時序邏輯電路
5.1 時序邏輯電路的結構模型與分類
5.1.1 時序邏輯電路的結構模型
5.1.2 時序邏輯電路的分類
5.2 時序邏輯電路的分析
5.2.1 同步時序邏輯電路的分析
5.2.2 異步時序邏輯電路的分析
5.3 時序邏輯電路的設計
5.3.1 同步時序邏輯電路的設計
5.3.2 異步時序邏輯電路的設計
5.4 寄存器
5.4.1 基本寄存器
5.4.2 移位寄存器
5.4.3 寄存器的應用
5.5 計數器
5.5.1 同步計數器
5.5.2 異步計數器
5.5.3 計數器的應用
5.6 本章小結
5.7 習題和自測題
第6章 邏輯門電路
6.1 半導體基礎
6.1.1 半導體二極管
6.1.2 半導體三極管
6.1.3 場效應管
6.1.4 開關特性
6.2 TTL門電路
6.2.1 TTL與非門
6.2.2 集電極開路輸出門
6.2.3 三態輸出門
6.2.4 TTL門電路使用注意事項
6.3 CMOS門電路
6.3.1 常見的CMOS門電路
6.3.2 CMOS門電路使用注意事項
6.4 本章小結
6.5 習題和自測題
第7章 半導體存儲器與可編程器件
7.1 半導體存儲器
7.1.1 只讀存儲器
7.1.2 隨機存取存儲器
7.2 可編程器件
7.2.1 概述
7.2.2 可編程陣列邏輯
7.2.3 通用陣列邏輯
7.2.4 CPLD和FPGA
7.2.5 ISP技術
7.3 硬件描述語言
7.3.1 概述
7.3.2 VHDL/Verilog HDL的開發流程
7.3.3 VHDL開發實例
7.4 本章小結
7.5 習題和自測題
附錄A 常用邏輯門國標符號與非國標符號對照表
附錄B 常用TTL型中小規模集成電路芯片型號索引
附錄C 常用MOS型中小規模集成電路芯片型號索引
附錄D 習題和自測題答案
參考文獻