介面技術: PC介面卡設計原理與實務(修訂二版)

郭宏益

  • 出版商: 全華圖書
  • 出版日期: 2001-06-25
  • 定價: $550
  • 售價: 9.0$495
  • 語言: 繁體中文
  • ISBN: 957213048X
  • ISBN-13: 9789572130483
  • 已絕版

買這商品的人也買了...

相關主題

商品描述


■ 內容簡介
本書以範例方式來闡述PC介面卡的設計,內容涵蓋I/O、ROM、DRAM、Cycle處理、DMA、Interrupt、Serial傳送等多項介面下的原理及設計。書中介面卡設計範例題型豐富,主要以TTL和PLD來完成,可大幅提昇讀者的設計能力。適合做為專科以上電子科系「介面技術」課程之教材。

■ 目錄
目錄
第一章 數位IC1-1
1.1 組合邏輯1-2
範例1.1  組合邏輯Ⅰ1-2
範例1.2  組合邏輯Ⅱ1-2
範例1.3  組合邏輯Ⅲ1-3
範例1.4  IC的prefix1-5
範例1.5  IC測試規格1-7
範例1.6  IC輸出級1-13
範例1.7 IC包裝1-15
範例1.8 IC種類1-17
範例1.9 Termination1-25
範例1.10 真值表1-28
範例1.11 電路方程式1-29
範例1.12 除頻電路1-32
範例1.13 計數器1-33
範例1.14 波形Ⅰ1-34
範例1.15 波形Ⅱ1-38
範例1.16 波形Ⅲ1-38
範例1.17 IC方程式1-38
範例1.18 IC時序1-43
1.A IC的背誦:過來人的話1-44
本章總結1-50
問題與討論1-51
第二章 PC介面:ISA-BUS2-1
2.1 PC介紹2-2
2.2 個人電腦的發展趨勢2-5
2.3 PC介面2-7
2.4 介面信號分析2-16
2.5 儀器檢測解說2-38
本章總結2-43
簡易問題2-44
第三章 介面卡:I/O篇3-1
3.1 I/O Cycle3-2
3.A ALE3-5
範例3.1 I/O解碼3-7
範例3.2 I/O解碼:74303-9
範例3.3 I/O解碼:741383-12
範例3.4 I/O解碼:GAL3-13
3.B GAL和PAL3-14
範例3.5 I/O介面卡:可寫3-18
範例3.6 I/O介面卡:可讀可寫3-25
範例3.7  開機清除3-25
範例3.8 兩個I/O埠3-25
3.C Debug I/O介面卡3-30
範例3.9 調整I/O位置3-32
3.D 電容0.1μF3-35
範例3-10 GAL簡化電路3-38
範例3-11 4個I/O埠3-41
範例3-12 負載3-47
本章總結3-49
問題與討論3-50
第四章 介面卡:ROM/SRAM篇4-1
4.1 ROM4-2
4.2 ROM的Cycle4-4
4.3 ROM的線路4-7
4.A \upper\vert{\hbox{AEN}}4-9
4.B 界面卡的ROM位置4-10
範例4.1 ROM介面卡:8K4-11
範例4.2 ROM介面卡:解碼4-13
4.C Debug和Memory4-14
範例4.3 \hbox\upper\vert{CE}接地4-15
範例4.4 \hbox\upper\vert{MEMR}讀取4-16
範例4.5 特殊解碼4-17
範例4.6 ROM:272564-19
4.4 SRAM4-21
範例4.7 SRAM介面卡4-23
範例4.8 SRAM:622564-24
範例4.9 記憶體調整Ⅰ4-26
範例4.10 記憶體調整Ⅱ4-27
範例4.11 記憶體調整Ⅲ4-29
本章總結4-31
問題與討論4-32
第五章 介面卡:DRAM篇5-1
5.1 DRAM5-2
5.2 DRAM IC5-3
5.3 DRAM的特性5-11
5.3.1 一般的讀寫Cycle5-11
5.3.2 Read-Modify-Write Cycle5-14
5.3.3 Page Mode Cycle5-15
5.3.4 DRAM的refresh:\hbox\upper\vert{RAS}-only Refresh
    Cycle5-18
5.3.5 \hbox\upper\vert{CAS} before \hbox\upper\vert{RAS} Re
5.3.6 Hidden Refresh Cycle5-21
5.A DRAM需注意的特點5-22
範例5.1  DRAM介面卡:41645-24
範例5.2 Row位址線5-30
範例5.3 64K*4 DRAM5-33
範例5.4 \hbox\upper\vert{CAS}在前的更新5-34
範例5.5 同位元偵測5-39
範例5.6 奇同位元5-45
範例5.7 BCLK來做延遲控制5-46
本章總結5-52
問題與討論5-53
第六章 介面卡:Cycle篇6-1
6.1 16位元資料的Cycle6-2
範例6.1 16位元解碼6-3
6.A 實際Cycle的Timing和\hbox\upper\vert{MEMCS16},
   \hbox\upper\vert{IOCS16}6-8
範例6.2 16位元I/O介面卡6-9
範例6.3 16位元記憶體介面卡6-13
範例6.4 16位元DRAM介面卡Ⅰ6-14
範例6.5 16位元DRAM介面卡Ⅱ6-19
範例6.6 \hbox\upper\vert{CAS}在前的更新6-23
範例6.7 DRAM容量調整6-27
範例6.8 量測Cycle時間6-30
範例6.9 Fast Cycle6-40
範例6.10 延遲Cycle6-42
範例6.11 74161做延遲6-47
範例6.12 移位暫存器延遲6-51
範例6.13 IOCHROY延遲6-53
範例6.14 記憶體延遲Ⅰ6-61
範例6.15 記憶體延遲Ⅱ6-65
範例6.16 任意調整延遲6-66
本章結論6-67
問題與討論6-68
第七章 介面卡:綜合篇7-1
範例7.1 I/O Port寫入Ⅰ7-2
範例7.2 I/O Port寫入Ⅱ7-3
範例7.3 I/O Port寫入Ⅲ7-4
範例7.4 I/O Port寫入Ⅳ7-6
範例7.5 I/O Port寫入Ⅴ7-7
範例7.6 I/O Port位置7-9
範例7.7 I/O Map SRAM7-10
範例7.8 SRAM大小切換7-13
範例7.9 快速Cycle設計7-14
範例7.10 8位元IC做16位元存取7-15
範例7.11 I/O Port寫入Ⅵ7-29
範例7.12 資料緩衝器7-30
範例7.13 8051與PC介面Ⅰ7-34
範例7.14 8051與PC介面Ⅱ7-39
範例7.15 PC診斷卡7-42
範例7.16 同位元錯誤7-43
範例7.17 PC開機診斷卡7-46
範例7.18 PC單步追蹤卡7-51
範例7.19 PC斷點設定卡7-53
範例7.20 PC執行追蹤卡7-56
範例7.21 PC顯示停止位址卡7-64
範例7.22 I/O埠的輪取7-66
範例7.23 Memory Map I/O7-67
本章總結7-69
問題與討論7-70
第八章 介面卡:DMA及Interrupt篇8-1
8.1 DMA初步8-2
8.2 DMA的配置8-7
範例8.1 DMA傳送8-8
範例8.2 16位元DMA傳送8-16
範例8.3 DMA資料寫入8-18
範例8.4 DMA傳送ROM資料8-23
範例8.5 I/O埠選DMA通道8-25
範例8.6 DMA傳寫SRAM資料8-27
範例8.7 攔截拷貝DMA資料8-29
範例8.8 DMA傳送的起始位置8-33
範例8.9 16位元軟碟快取卡8-35
範例8.10 DMA傳送軟碟快取卡8-42
範例8.11 16位元DMA快取卡8-45
範例8.12 Demand模式DMA8-47
範例8.13 Demand模式快取卡8-55
範例8.14 Master傳送ROM8-57
範例8.15 Master傳送8-68
8.3 中斷介紹8-81
範例8.16 中斷產生8-84
範例8.17 中斷抑制8-86
本章總結8-88
問題與討論8-88
第九章 介面卡:並列/串列篇9-1
範例9.1 串列傳送:741669-2
範例9.2 串列傳送:743229-6
範例9.3 串列傳送:743239-11
範例9.4 串列傳送:741519-12
範例9.5 串列接收9-14
範例9.6 加入起始位元9-17
範例9.7 加入停止位元9-25
範例9.8 加入同位元9-27
範例9.9 加入辨識碼9-29
範例9.10 串列傳送卡9-33
範例9.11 串列接收卡9-38
範例9.12 串列接收卡:錯誤判斷9-43
範例9.13 串列轉並列儲存卡9-46
範例9.14 FIFO接收串列傳送卡9-52
本章總結9-57
問題與討論9-58
附錄A 簡易的硬體知識測驗A-1
附錄B 電子常識測驗B-1
附錄C 電路製作要點(介面卡)C-1
附錄D 執行電腦計劃D-1
附錄E Debug的簡介E-1
附錄F OrCAD的簡介F-1
附錄G 問題與討論的解答G-1
附錄H 作者附記H-1