買這商品的人也買了...
-
$948$901 -
$396$376 -
$264數字濾波器的 MATLAB 與 FPGA 實現 — Altera / Verilog 版, 2/e
-
$594$564 -
$414$393 -
$1,194$1,134 -
$768$730 -
$414$393 -
$648$616 -
$880$748 -
$331現代通信原理(第2版)
-
$210$200 -
$630$536 -
$708$673 -
$588$559 -
$708$673 -
$638基於 FPGA 的深度學習加速器的設計與實現
-
$354$336 -
$449零基礎學 FPGA 設計 — 理解硬件編程思想
-
$750$593 -
$580$458 -
$580$458 -
$880$695 -
$560$442 -
$602大語言模型:基礎與前沿
相關主題
商品描述
本書從硬件描述語言、Simulink環境下的模型構建和Intel FPGA高級綜合工具下的C/C++程序設計三個不同的角度,
對採用Intel FPGA平台構建數字信號處理系統的方法進行詳細的介紹和說明。
全書共13章,主要內容涵蓋了數字信號處理的基本理論知識,以及在Intel FPGA上的建模和實現方法。
內容包括信號處理理論基礎、數字信號處理實現方法、數值的表示和運算、Intel FPGA數字信號處理工具、
CORDIC算法原理及實現、離散傅里葉變換原理及實現、快速傅里葉變換原理及實現、離散餘弦變換原理及實現、
FIR和IIR濾波器原理及實現、重定時信號流圖原理及實現、多速率信號處理原理及實現、
多通道FIR濾波器原理及實現,以及其他類型數字濾波器原理及實現等內容。
本書的設計環境使用了Intel公司的Quarius Prime Pro 19.4集成開發環境和Mathworks的MATLAB R2019a集成開發環境。
本書內容新穎,理論和應用並重,充分反映了Intel FPGA實現數字信號處理的最新方法和技術。
本書可作為相關專業開設高性能數字信號處理課程的本科和研究生教學參考書,
也可作為從事FPGA數字信號處理相關教師、研究生和科技人員的自學參考書,還可作為Intel公司大學計劃教師和學生培訓用書。
作者簡介
何賓
著名的嵌入式系統專家和EDA技術專家,長期從事嵌入式系統和電子設計自動化方面的教學和科研工作,
與全球知名的半導體廠商租EDA工具廠商保持緊密合作,致力於推動國內高校電子信息技術的教學改革。
目前已經出版嵌入式系統和電子設計自動化方面的著作20餘部,內容涵蓋電路仿真、電路設計、現場可編程門陣列、
單片機、嵌入式系統等。代表作有《Xilinx FPGA數字設計》、《Xilinx All Programmable Zynq-7000 SoC設計指南》、
《Xilinx FPGA數字信號處理權威指南》、《Xilinx FPGA權威設計指南》、
《Altium Designer 13.0電路設計、仿真與驗證權威指南》、《STC單片機原理及應用》。
目錄大綱
目錄
第1章 信號處理理論基礎
1.1 信號定義
1.2 信號增益與衰減
1.3 信號失真及其測量
1.3.1 放大器失真
1.3.2 信號諧波失真
1.3.3 諧波失真測量
1.4 噪聲及其處理方法
1.4.1 噪聲的定義和表示
1.4.2 固有噪聲電平
1.4.3 噪聲/失真鏈
1.4.4 信噪比定義和表示
1.4.5 信號的提取方法
1.5 模擬信號及其處理方法
1.5.1 模擬I/O信號的處理
1.5.2 模擬通信信號的處理
1.6 數字信號處理的關鍵問題
1.6.1 數字信號處理系統的結構
1.6.2 信號調理的方法
1.6.3 模數轉換器(ADC)及量化效應
1.6.4 數模轉換器(DAC)及信號重建
1.6.5 SFDR的定義及測量
1.7 通信信號軟件處理方法
1.7.1 軟件無線電的定義
1.7.2 中頻軟件無線電實現
1.7.3 信道化處理
1.7.4 基站軟件無線電接收機
1.7.5 SR採樣技術
1.7.6 直接數字下變頻
1.7.7 帶通採樣失敗的解決
第2章 數字信號處理實現方法
2.1 數字信號處理技術概念
2.1.1 數字信號處理技術的發展
2.1.2 數字信號處理算法的分類
2.1.3 數字信號處理實現的方法
2.2 基於DSPs的數字信號處理實現原理
2.2.1 DSPs的結構及流水線
2.2.2 DSPs的運行代碼及性能
2.3 基於FPGA的數字信號處理實現原理
2.3.1 FPGA基本原理
2.3.2 邏輯陣列塊和自適應邏輯塊
2.3.3 塊存儲器
2.3.4 時鐘網絡和相位鎖相環
2.3.5 I/O塊
2.3.6 DSP塊
2.4 FPGA執行數字信號處理的一些關鍵問題
2.4.1 關鍵路徑
2.4.2 流水線
2.4.3 延遲
2.4.4 加法器
2.4.5 乘法器
2.4.6 並行/串行
2.4.7 溢出的處理
2.5 高性能信號處理的難點和技巧
2.5.1 設計目標
2.5.2 實現成本
2.5.3 設計優化
第3章 數值的表示和運算
3.1 整數的表示方法
3.1.1 二進制原碼格式
3.1.2 二進制反碼格式
3.1.3 二進制補碼格式
3.2 整數加法運算的HDL描述
3.2.1 無符號數加法運算的HDL描述
3.2.2 有符號數加法運算的HDL描述
3.3 整數減法運算的HDL描述
3.3.1 無符號數減法運算的HDL描述
3.3.2 有符號數減法運算的HDL描述
3.4 整數乘法運算的HDL描述
3.4.1 無符號數乘法運算的HDL描述
3.4.2 有符號數乘法運算的HDL描述
3.5 整數除法運算的HDL描述
3.5.1 無符號數除法運算的HDL描述
3.5.2 有符號數除法運算的HDL描述
……
第4章 Intel FPGA數字信號處理工具
第5章 CORDIC算法原理及實現
第6章 離散傅里葉變換原理及實現
第7章 快速傅里葉變換原理及實現
第8章 離散餘弦變換原理及實現
第9章 FIR和IIR濾波器原理及實現
第10章 重定時信號流圖原理及實現
第11章 多速率信號處理原理及實現
第12章 多通道FIR濾波器原理及實現
第13章 其他類型數字濾波器原理及實現