基於VHDL的數字系統設計方法 Digital Design Using VHDL : A Systems Approach
William J. Dally, R. Curtis Harting, Tor M. Aamodt 譯 廖棟樑//李衛//杜智超//成暢
- 出版商: 機械工業
- 出版日期: 2019-01-01
- 定價: $774
- 售價: 8.5 折 $658
- 語言: 簡體中文
- 頁數: 486
- 裝訂: 平裝
- ISBN: 7111611330
- ISBN-13: 9787111611332
- 此書翻譯自: Digital Design Using VHDL : A Systems Approach (美國原版)
立即出貨
相關主題
商品描述
本書作為數位電路設計著作,為讀者提供了一個系統級的視角,並為他們理解、分析和設計數位系統提供了相關資料和工具。
它教授當前工業界數位系統設計中所需的硬體描述語言(VHDL)和現代 CAD 工具使用相關的技能。
特別注意系統級問題,包括分解和劃分數位系統、介面設計和介面時序。
也涉及需要深入理解的相關問題,如時序分析、亞穩態和同步性。
當然,本書還涵蓋了組合和時序邏輯 電路的人工設計。
目錄大綱
出版者的話
本書讚譽
譯者序
前言
致謝
作者簡介
第一部分 引言
第1章 數位資訊簡述
1.1 數位信號
1.2 數位信號雜訊容限
1.3 數位信號表示複雜資料
1.4 數位邏輯函數
1.5 數位電路與系統的硬體描述語言(VHDL)
1.6 系統中的數位邏輯
總結
文獻解讀
練習
第2章 數位系統設計實踐
2.1 設計過程
2.2 數位系統由晶片和電路板組成
2.3 電腦輔助設計工具
2.4 摩爾定律和數位系統發展
總結
文獻解讀
練習
第二部分 組合邏輯
第3章 布林代數
3.1 原理
3.2 內容
3.3 對偶函數
3.4 標準型
3.5 從方程式到邏輯門
3.6 硬體描述語言中的布林運算式
總結
文獻解讀
練習
第4章 CMOS邏輯電路
4.1 開關邏輯
4.2 MOS電晶體的開關模型
4.3 CMOS門電路
總結
文獻解讀
練習
第5章 CMOS電路的延時和功耗
5.1 CMOS靜態延時
5.2 大負載下的驅動扇出
5.3 邏輯努力的扇入
5.4 延時計算
5.5 延時優化
5.6 導線延時